Автор работы: Пользователь скрыл имя, 22 Декабря 2010 в 21:17, реферат
Сегодня мир без компьютера — это немыслимое явление. А ведь мало кто задумывается об устройстве этих "существ". И уж точно никто не знает, насколько умными стали данные аппараты за последние 50 лет. Для многих людей Искусственный интеллект и компьютер, который стоит на вашем столе, — это одно и тоже. Но как люди просвещенные, мы знаем, что до разума человека, или даже собаки любой, даже самой умной, машине еще далеко.
К 1994 г. корпорация Intel, имеющая огромный опыт в области микропроцессоров, испытывала определенные трудности. Продолжавшаяся два года разработка 64-разрядной архитектуры Р7 натолкнулась на серьезные трудности. Впоследствии Intel отказалась от Р7 в пользу EPIC, хотя справедливости ради стоит отметить, что некоторые особенности Р7 реализованы в Itanium.
К предложению HP работать сообща в Intel отнеслись с большим энтузиазмом. Ведь открывалась реальная возможность заполучить масштабируемую ОС корпоративного уровня HP-UX, которую можно будет реализовать на новой платформе. В совместном контракте Нewlett-Рackard пришлось пойти на крупные уступки. Корпорация согласилась на то, что Intel будет принимать все конструктивные решения по новому процессору, даже те, которые затрагивают архитектуру EPIC, разработанную инженерами Нewlett-Рackard. Кстати, новый процессор получил название Merced в честь реки в Калифорнии.
Два года спустя, когда выяснилось, что мощности Merced недостаточно, чтобы при использовании HP-UX обойти архитектуру PA-RISC, в Нewlett-Рackard решили самостоятельно создавать новый процессор на том же фундаменте, что и Merced, но с иной реализацией внутренних функциональных блоков. Когда об этом проекте узнали в Intel, начались переговоры о распространении партнерства, которое первоначально ограничивалось созданием только процессора Merced, на 64-разрядную архитектуру в целом, с тем чтобы включить в соглашение и новый кристалл. Так Merced, в свое время рассматриваемый в качестве потенциального могильщика RISC-архитектуры, превратился в промежуточную ступеньку. Поскольку подписанное соглашение не имело жесткого срока, обе компании без труда расширили свое сотрудничество уже над новым 64-разрядным процессором McKinley (так называется высочайшая гора в Северной Америке). Кстати, первоначально предполагалось, что системы Merced появятся в 1997 или 1998 г. Но скоро только сказка сказывается.
Важность
успеха Intel и НР в деле создания мощной
64-разрядной платформы для
Неудивительно, что выпуск Merced неоднократно задерживался, если учесть, что два гиганта индустрии преследовали общую цель, но использовали совершенно разные тактические подходы. Некоторые эксперты тогда утверждали, что компании оказались партнерами поневоле: их свели внешние силы рынка, разрабатываемые изделия и финансовые трудности, которые они решили преодолевать вместе.
Intel
рассматривает Itanium в качестве
родоначальника нового
Только через три года после подписания соглашения, в ноябре 1997 г. Intel и Hewlett-Packard представили архитектуру будущего процессора и планы разработки целого семейства IA-64 (Intel Architecture). Не полагаясь только на собственные ресурсы, в мае 1999 г. Intel объявила о создании инвестиционного фонда, получившего название Intel 64 Fund с капиталом 250 млн. долл. Эти средства должны были быть направлены на инвестиционную поддержку компаний, занимающихся разработкой Интернет-приложений и ПО уровня предприятий. В создании фонда, помимо Intel и Hewlett-Packard, приняли участие 16 компаний и организаций. Среди них не только компьютерные фирмы — Compaq, Dell, SGI, но и Reuters, Ford Motor Company, General Electric, Bank of America. На сегодняшний день более 150 млн. долл. инвестировано более чем в 40 компаний, работающих в сфере инфраструктуры Интернет, электронной торговли, производства и финансов на вертикальных рынках.
Тогда же, в 1997 г., Intel и Hewlett-Packard представили архитектуру и набор команд IA-64. В августе 1999 г. впервые появились опытные образцы процессора, а осенью Intel представила Itanium как коммерческое наименование своего первого 64-разрядного процессора, дотоле носившего рабочее название Merced. Введены были термины "семейство процессоров Itanium" (IPF, Itanium Processor Family) и "архитектура Itanium" (Itanium Architecture). Через год, в октябре 2000 г. появились пилотные образцы систем на основе Itanium. Примерно в то же время прошло второе промышленное тестирование программ и оборудования на платформе Itanium. Приоритетной задачей этого мероприятия было жесткое тестирование платформы перед пилотным выпуском, причем в программу тестирования входила проверка работы в сети и обеспечение телекоммуникаций. На территории Caesar's Palace площадью 34 тыс. кв. футов, где проходило тестирование, было проложено более 3 миль кабеля, более ста 20-амперных силовых линий, установлены хранилища данных суммарной емкостью более 2 Тбайт. Активно проводились и другие мероприятия, включая широкое распространение ключевой технической информации и средств разработки, а также поставку более 6000 прототипов серверов, как в одно-, так и в многопроцессорной конфигурации. Кроме того, Intel открыла в разных странах мира более 30 центров разработки приложений, где инженеры Intel и разработчики программного и аппаратного обеспечения совместно работали над оптимизацией прикладных программ под системы на основе Itanium.
Особенности архитектуры
По мнению представителей Intel, архитектура процессора Itanium — это самая значительная разработка со времени презентации 386-го процессора в 1985 г. Первые образцы 64-разрядного процессора Intel представляют собой картридж размером примерно 10 х 6 см, который включает в себя кэш-память третьего уровня емкостью 2 либо 4 Мбайт и радиатор. Картридж монтируется в разъем типа Slot и имеет 418 выводов. Процессор имеет трехуровневую иерархию сверхоперативной памяти. Если кэш-память первого и второго уровней интегрирована на кристалле процессора, то микросхемы кэш-памяти третьего уровня расположены на самой плате картриджа. На реализацию процессора с соблюдением проектных норм 0,18 мкм потребовалось около 320 млн. транзисторов, из которых только 25 млн. пришлось на реализацию самого ядра, а остальные — на кэш-память. Самый большой модуль процессора — это блок вычислений с плавающей запятой, он занимает около 10% площади кристалла. Производительность Itanium составляет до 6,4 млрд. операций с плавающей запятой в секунду. Благодаря архитектуре EPIC и 15 исполнительным устройствам процессор может выполнять до 20 операций одновременно. При этом он может непосредственно адресовать до 16 Тбайт памяти при пропускной способности до 2,1 Гбайт/с. В процессоре реализована поддержка всех расширений Intel (технологий MMX, SIMD и симметричной мультипроцессорной обработки), за исключением SSE2.
Одна из самых интересных деталей в плане размещения узлов процессора — это система синхронизации работы узлов. Одновременная передача тактовых импульсов при большой площади процессора представляет сложную задачу для разработчиков, поскольку задержки в распространении импульсов тактового генератора могут вызывать рассинхронизацию узлов. Для этой цели по всей площади кристалла разместили большое число точек распространения тактовых импульсов.
Архитектура Itanium включает такие уникальные средства повышения надежности, как система расширенного самоконтроля EMCA (Enhanced Machine Check Architecture), обеспечивающая обнаружение, коррекцию и протоколирование ошибок, а также поддержку обработки кода ECC (Error Correcting Code) и контроля четности.
Для двух- и четырехпроцессорных систем Intel выпустила специальный набор микросхем Intel 460GX, которые могут включаться каскадно, увеличивая число одновременно используемых процессоров. Поскольку конфигурация таких систем изначально предусматривает объемы оперативной памяти в несколько гигабайт, то в системах Itanium применяются сравнительно недорогие микросхемы памяти типа SDRAM. При этом для увеличения производительности, по словам представителей Intel, используются такие методы, как буферирование, чередование и деление памяти на несколько банков. Набор микросхем реально поддерживает работу с 64 Гбайт памяти при максимальной пропускной способности 4,2 Гбайт/с, хотя 64-разрядная адресация памяти теоретически позволяет обращаться к гораздо большему количеству адресов.
Процессоры Itanium будут работать на тактовой частоте 800 или 733 МГц, а их стоимость в зависимости от объема кэш-памяти составит от 1177 до 4227 долл.
Современные тенденции развития микропроцессоров связаны с выполнением большего числа команд за один такт. Разработчики IA-64 полагают, что добиваться более высокого уровня суперскалярности (распараллеливания) в процессоре можно, только если отказаться от обычных последовательных кодов и ввести параллелизм прямо на уровень системы команд. В этом случае задача распараллеливания ложится не на аппаратуру процессора, а на компилятор. Как уже отмечалось, в основе IA-64 лежит технология EPIC, главная идея которой — введение явного параллелизма. Преимущества такого подхода понятны. В схемотехнических решениях процессоров исчезает сложная логика, отвечающая за внеочередное суперскалярное выполнение команд, и можно отвести больше места на кристалле под кэш-память, файл регистров и исполнительные устройства. Однако, с другой стороны, возникает необходимость разрабатывать сложные и эффективно распараллеливающие компиляторы.
Несомненно, что между технологиями EPIC и VLIW (Very Long Instruction Word) много общего. VLIW обычно рассматривают как статическую суперскалярную архитектуру. Имеется в виду, что распараллеливание кода происходит на этапе компиляции, а не динамически во время исполнения. Иными словами, в машинном коде VLIW присутствует явный параллелизм. В свою очередь, к основным особенностям EPIC относят:
Основная особенность EPIC та же, что и у VLIW, — распараллеливанием потока команд занимается компилятор, а не процессор. Достоинства данного подхода заключаются в том, что упрощается архитектура процессора, причем он не тратит время на анализ потока команд. Кроме того, в отличие от процессора, компилятор способен проводить анализ по всей программе, а не по сравнительно небольшому ее участку. Поскольку практически любая программа должна запускаться многократно, выгоднее распараллелить ее один раз (при компиляции), а не каждый раз, когда она исполняется на процессоре.
В
архитектуре Itanium насчитывается по
128 64-разрядных целочисленных
Для достижения явного параллелизма в формат команд IA-64 введены дополнительные разряды маски, которые явно указывают на зависимости между командами. До сих пор задача определения таких зависимостей полностью ложилась на аппаратуру процессора. Здесь же вводится понятие групп команд. Все они независимы, и их следует выдавать на выполнение в разные исполнительные устройства. Разряды маски указывают на зависимости не только внутри нескольких команд, но и между группами команд. По три команды IA-64 объединяются в так называемую связку, имеющую емкость 128 разрядов. Связка содержит три команды и шаблон, в котором указано, какие есть зависимости между командами (например, можно ли с первой командой запустить параллельно вторую или же она должна выполниться только после первой и т. п.).
Заключение
В
заключение отметим, что в современных
процессорах активно
Сегодня очень много времени уходит на вычисление ветвей программы, которые впоследствии не используются — и это проблема, которую решает Itanium.
При
наличии в программе условного
ветвления команды из разных ветвей
помечаются разными предикатными регистрами
(команды имеют для этого
Архитектура Itanium предсказывает и исполняет по предположению. Этот механизм является еще одной особенностью данной технологии и должен снизить простои процессора, связанные с ожиданием выполнения команд загрузки из относительно медленной основной памяти. Компилятор перемещает команды загрузки данных из памяти так, чтобы они выполнились как можно раньше. Следовательно, когда данные из памяти понадобятся какой-либо команде, процессор не будет простаивать.
Командами загрузки в данном случае называются перемещенные таким образом инструкции по предположению; они помечаются особым образом. Перед командой, использующей загружаемые по предположению данные, компилятор вставит команду проверки предположения. При возникновении исключительной ситуации во время загрузки, процессор сгенерирует исключение только тогда, когда встретит команду проверки предположения.