Автор работы: Пользователь скрыл имя, 10 Апреля 2013 в 20:45, курсовая работа
При розгляді САПР необхідно врахувати поставлену задачу і в зв’язку з її вимогами обирати систему автоматизованого проектування, яка є найбільш підходящою. В роботі описується побудова принципової схеми цифрового аналызатора спектра та трасування плати в середовищі PCAD.
Вступ 3
1. Основні поняття і загальні принципи проектування в PCAD 4
1.1 Огляд P-CAD Schematic 5
1.2 Огляд P-CAD PCB 16
1.3 Принцип створення власних компонентів 20
2. Опис побудови принципової схеми та трасування плати в середовищі PCAD 23
2.1 Побудова принципової схеми в PCAD Schemantic 23
2.2 Трасування плати за допомогою програми PCAD PCB 24
Висновок 25
Література 26
Додаток 1. Принципова електрична схема
Додаток 2. Верхній шар друкованої плати
Додаток 3. Розміщення РЕК на друкованій платі
Додаток 4. Перелік елементів
Додаток 5. Протокол спроектованої принципової електричної схеми
Додаток 6. Протокол розміщення РЕК
Додаток 7. Протокол трасування з’єднань
Додаток8. Протокол перевірки плати на додержання допустимих технолгічних зазорів
Додаток № 7
Протокол трасування з’єднань
P-CAD ROUTE EXTRACT REPORT VERSION V8.5
Start Time: 10/12/2012 17:53:58
Design: kursach
Database: analizplc.pcb
Strategy: analizator.ctl
Nets: 100 Subnets: 211 Pins: 324
Disk file space needed: 0.63 Mbytes (estimated)
Estimated memory needed: (based on map size estimate of 0.39 Mbytes
and 349 x 229 grids x 2 layers)
Optimum setup: 4.59 Mbytes
Good setup: 3.03 Mbytes
Fair setup: 1.71 Mbytes
Elapsed Time: 0:00:00
End Time: 10/12/2012 17:53:58
END OF P-CAD ROUTE EXTRACT REPORT
P-CAD ROUTER REPORT VERSION V8.5
Start Time: 10/12/2012 17:53:59
Design: kursach
Database: analizplc.pcb
Strategy: analizator.ctl
Strategy
Major Routing Grid: 0.5000 x 0.5000 Via Lattice: NO
Minor Routing Grids: 0 x 0 Full Board On Last Pass: YES
Route Type: STEINER-MINVIA Component Orientation: VERT
Route Order: SHORT-LONG Route Distribution: ALL LAYERS
Bevel During Route: YES
Trace Hugging: NO Corner Penalty: NO
Routing Costs by Layer
Layer Preferred Direction N/S E/W NE/SW NW/SE
1 North/South 1 4 6 6
2 East/West 4 1 6 6
Through Via Weight: 10
Cost to rip up one grid: 100
Cost to reuse one grid: 20
Optimization via weight: 100
Wiring rules: Trace width: Trace to trace: Trace to pad:
DEFAULT 0.1000 0.5000 0.5000
GND 0.5000 0.5000 0.5000
PW 0.5000 0.5000 0.5000
Zero-base subnet count: 0 Initial Vias: 0 0.0%
Map Builder start: 17:53:59 0:00:00 elapsed Size: 0.34 Mbytes
Maze Router Pass 1 - GND wiring rule
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 37 37 17:54:00 0:00:07 693 0 17.5%
Map Builder start: 17:54:07 0:00:01 elapsed
Maze Router Pass 1 - PW wiring rule
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 35 35 17:54:08 0:00:06 1306 0 34.1%
Map Builder start: 17:54:15 0:00:01 elapsed
Maze Router Pass 1 - DEFAULT wiring rule
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 139 138 17:54:16 0:00:19 7517 183 99.5%
Maze Router Pass 2 - DEFAULT wiring rule
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 1 1 17:54:35 0:00:00 7576 186 100%
Map Builder start: 17:54:36 0:00:01 elapsed
Optimizer Pass 1 - GND wiring rule Via cost: 100
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 37 0 17:54:38 0:00:03 7559 186 100%
Map Builder start: 17:54:41 0:00:01 elapsed
Optimizer Pass 1 - PW wiring rule Via cost: 100
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 35 0 17:54:43 0:00:02 7578 186 100%
Map Builder start: 17:54:45 0:00:01 elapsed
Optimizer Pass 1 - DEFAULT wiring rule Via cost: 100
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 134 0 17:54:47 0:00:25 7495 135 100%
Map Builder start: 17:55:12 0:00:01 elapsed
Optimizer Pass 2 - GND wiring rule Via cost: 110
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 37 0 17:55:14 0:00:03 7502 135 100%
Map Builder start: 17:55:18 0:00:01 elapsed
Optimizer Pass 2 - PW wiring rule Via cost: 110
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 35 0 17:55:19 0:00:04 7500 135 100%
Map Builder start: 17:55:23 0:00:01 elapsed
Optimizer Pass 2 - DEFAULT wiring rule Via cost: 110
Layers Tried Done Start Elapsed Metal Vias Rate
1-2 139 0 17:55:25 0:00:51 7673 110 100%
Map Builder start: 17:56:16 0:00:01 elapsed
Via Minimizer - GND wiring rule
Layers Eliminated Start Elapsed Vias
1-2 0 17:56:18 0:00:01 110
Map Builder start: 17:56:20 0:00:01 elapsed
Via Minimizer - PW wiring rule
Layers Eliminated Start Elapsed Vias
1-2 0 17:56:21 0:00:01 110
Map Builder start: 17:56:23 0:00:01 elapsed
Via Minimizer - DEFAULT wiring rule
Layers Eliminated Start Elapsed Vias
1-2 2 17:56:24 0:00:01 108
Map Builder start: 17:56:26 0:00:01 elapsed
Beveler Post Process - GND wiring rule Size: NO LIMIT
Layers Beveled Start Elapsed Metal
1-2 1 17:56:28 0:00:00 7672
Map Builder start: 17:56:28 0:00:01 elapsed
Beveler Post Process - PW wiring rule Size: NO LIMIT
Layers Beveled Start Elapsed Metal
1-2 2 17:56:30 0:00:00 7667
Map Builder start: 17:56:30 0:00:01 elapsed
Beveler Post Process - DEFAULT wiring rule Size: NO LIMIT
Layers Beveled Start Elapsed Metal
1-2 11 17:56:32 0:00:01 7656
Map Builder start: 17:56:33 0:00:01 elapsed
Jog Elimination - GND wiring rule
Layers Tried Done Start Elapsed Metal Vias
1-2 74 2 17:56:34 0:00:00 7655 108
Map Builder start: 17:56:35 0:00:01 elapsed
Jog Elimination - PW wiring rule
Layers Tried Done Start Elapsed Metal Vias
1-2 70 4 17:56:36 0:00:00 7654 108
Map Builder start: 17:56:37 0:00:01 elapsed
Jog Elimination - DEFAULT wiring rule
Layers Tried Done Start Elapsed Metal Vias
1-2 278 23 17:56:38 0:00:01 7631 108
Acute Angle Eliminator
Layers Eliminated Start Elapsed
1-2 7 17:56:39 0:00:00
Summary
Nets: 100 Subnets: 211 Pins: 324
Routed Subnets: 211 Disconnects: 0
Completion Rate: 100%
Total Metal: 7631 Elapsed Time: 0:02:41
Total Vias: 108
End Time: 10/12/2012 17:56:40
END OF P-CAD ROUTER REPORT
P-CAD ROUTE RETURNER REPORT VERSION V8.5
Start Time: 10/12/2012 17:56:40
Design: kursach
Database: analizou.pcb
Strategy: analizator.ctl
Disconnect Count = 0
End Time: 10/12/2012 17:56:41
END OF P-CAD ROUTE RETURNER REPORT
Информация о работе Основні поняття і загальні принципи проектування в PCAD