Система прерываний процессора Intel 8085

Автор работы: Пользователь скрыл имя, 04 Января 2014 в 11:10, контрольная работа

Описание работы

Система прерываний предназначена для приёма, приоритетной обработки и обслуживания запросов прерываний.Запросы прерывания могут формироваться по командам программы, внутренними или внешними источниками.Прием и обработка программных прерываний выполняют внутренние средства процессора.Для обработки внешних прерываний необходимы внешние аппаратные средства.Источниками внешних прерываний могут быть: устройства ввода/вывода, времязадающие устройства, устройства отслеживающие аварийные ситуации.

Содержание работы

1. Призначення системи переривань ……………………………………………………………….… 2
2. Машинні цикли підтвердження переривань, що виконуються МП I8085 (1821ВМ85) ……….. 3
3. Часові діаграми виконання команд МП I8085 (1821ВМ85) ……………………………………... 4
4. Призначення системи прямого доступу до пам’яті. Основні типи операцій ПДП …………….. 5
5. Часові діаграми виконання обміну даними в режимі ПДП ……………………………………… 6
6. Програмований контролер прямого доступу до пам’яті КР580ВТ57. Структура. Склад та призначення сигналів ………………………………………………………………………………. 7
7. Функціональна схема контролера прямого доступу систем з АТ-шиною ……………………… 9
8. Контролер немаскованих переривань. Призначення, структура, сигнали …………………….. 11
9. Селектор адресу. Визначення . Приклади реалізації ……………………………………………. 13
10. Модуль ОЗП динамічного типу. Структура. Взаємодія функціональних вузлів ……………... 13

Файлы: 1 файл

! Комп‘ютерна схемотехніка.doc

— 326.50 Кб (Скачать файл)

Такой режим  обращения к динамическому ОЗУ  называется быстрым страничным режимом доступа FPM (Fast Page Mode). Длина считываемого блока данных равна четырем словам. Для того, чтобы оценить время такого режима доступа к памяти время измеряют в тактах системной шины процессора. В обычном режиме доступа к памяти время доступа одинаково для всех слов. Поэтому цикл обращения к динамической памяти можно записать как 5-5-5-5. При режиме быстрого страничного доступа цикл обращения к динамической памяти можно записать как 5-3-3-3, то есть время обращения к первой ячейке не изменяется по сравнению с предыдущим случаем, а считывание последующих ячеек сокращается до трех тактов. При этом среднее время доступа к памяти сокращается почти в полтора раза. Временная диаграмма режима FPM приведена на рисунке 6.

Рисунок 6. Временная  диаграмма обращения к динамическому  ОЗУ в режиме FPM.

Еще одним способом увеличения быстродействия ОЗУ является применение микросхем EDO (Extended Data Out — ОЗУ с расширенным выходом данных). В EDO ОЗУ усилители-регенераторы не сбрасываются по окончанию строба CAS#, поэтому времени для считывания данных в таком режиме больше. Теперь для того чтобы сохранить время считывания на прежнем уровне можно увеличить тактовую частоту системной шины и тем самым увеличить быстродействие компьютера. Для EDO ОЗУ цикл обращения к динамической памяти можно записать как 5-2-2-2.

Следующим шагом  в развитии схем динамического ОЗУ было применение в составе ОЗУ счетчика столбцов. То есть при переходе адреса ячейки к следующему столбцу запоминающей матрицы адрес столбца инкрементируется (увеличивается) автоматически. Такое ОЗУ получило название BEDO (ОЗУ с пакетным доступом). В этом типе ОЗУ удалось достигнуть режима обращения к динамической памяти 5-1-1-1.

В синхронном динамическом ОЗУ (SDRAM) дальнейшее увеличение быстродействия получается за счет применения конвейерной  обработки сигнала. Как известно при использовании конвейера можно разделить операцию считывания или записи на отдельные подоперации, такие как выборка строк, выборка столбцов, считывание ячеек памяти, и производить эти операции одновременно. При этом пока на выход передается считанная ранее информация, производится дешифрация столбца для текущей ячейки памяти и производится дешифрация строки для следующей ячейки памяти. Этот процесс иллюстрируется рисунком 7.

Рисунок 7. Структурная схема конвейерной обработки данных.

Из приведенного рисунка  видно что, несмотря на то, что при  считывании одной ячейки памяти время  доступа к ОЗУ увеличивается, при считывании нескольких соседних ячеек памяти общее быстродействие микросхем синхронного динамического ОЗУ увеличивается. http://www.epos.kiev.ua/pubs/pm/pc133.htm

 




Информация о работе Система прерываний процессора Intel 8085